728x90
Halfadder
논리식 S = A ⊕ B, C = AB
1비트 이진수 두개를 더한 합 Sum(S)과 자리올림 수 Carry(C)를 구하는 회로이다.
Fulladder
논리식
Co = ( A ⊕ B )Ci + AB,
S = ( A ⊕ B ) ⊕ Ci
자리올림 수 Ci 한 개, 1비트 이진수2개, 총 3개의 이진수를 더하여 합(S)과 자리올림 수(Co)를 구하는 회로이다.
RCA-4bit
728x90
'디지털 논리회로' 카테고리의 다른 글
디지털 논리회로 / Moore FSM과 Mealy FSM의 장단점 (2) | 2021.05.03 |
---|---|
디지털 논리회로 / Blocking과 non-blocking의 차이 (0) | 2021.05.03 |
디지털 논리회로 / carry와 overflow의 차이 (0) | 2021.05.03 |
디지털 논리회로 / carry look-ahead adder(CLA), 32-bits CLA와 32-bits RCA의 크기 속도 비교 (0) | 2021.05.03 |
디지털 논리회로 / 부호가 없는 수, 2의 보수, 병렬 이진 가감산기 (0) | 2021.05.03 |
댓글